

# Il procedimento di sintesi tramite un esempio



Si progetti un automa che, presa in input una stringa di bit, dà in output 1 se e solo se il numero di "1" ricevuti fino a quel momento è un multiplo di 3.

## Passo 1. Dalla specifica all'automa

Anzitutto, dalla specifica verbale bisogna definire l'automa e minimizzarlo.

Nel nostro esempio, un numero è multiplo di 3 se è del tipo  $3 \cdot k$ , dove k è un numero naturale (0, 3, 6, 9, 12, ...). L'automa richiesto deve quindi vedere se, detto n il numero di "1" ricevuti fino a quel momento, si ha:

$$n = 3 \cdot k$$
  $n = 3 \cdot k + 1$   $n = 3 \cdot k + 2$  e solo nel primo caso deve dare in output 1.

Associamo quindi la prima condizione allo stato  $q_0$ , la seconda allo stato  $q_1$  e la terza allo stato  $q_2$ . Lo stato iniziale è  $q_0$ .

C'è una transizione da  $q_i$  a  $q_{(i+1)MOD\,3}$  ogni volta che arriva un "1"; con "0" resto nello stato corrente.

q<sub>0</sub> è l'unico stato ad emettere 1 (Moore).

## Lo scopo della sintesi



Come nel caso combinatorio, il procedimento di sintesi ha lo scopo di creare un circuito digitale partendo da una specifica astratta.

|                                | Combinatorio                                       | Sequenziale                                                |
|--------------------------------|----------------------------------------------------|------------------------------------------------------------|
| Specifica formale              | TV                                                 | Automa                                                     |
| Rappresentazione<br>intermedia | ЕВ                                                 | Tabella degli stati<br>futuri e funzioni<br>di eccitazione |
|                                |                                                    | EB                                                         |
| Circuito finale                | Porte logiche +<br>interconnessioni<br>(acicliche) | Porte logiche +<br>interconnessioni<br>(anche cicliche) +  |
|                                |                                                    | FF                                                         |

Automa dell'esempio





O, equivalentemente (sarà utile tra un po'):

|   |       | 0                  | 1                  |
|---|-------|--------------------|--------------------|
| • | $q_0$ | q <sub>0</sub> / 1 | q <sub>1</sub> / 0 |
|   | $q_1$ | q <sub>1</sub> / 0 | q <sub>2</sub> / 0 |
|   | $q_2$ | q <sub>2</sub> / 0 | q <sub>0</sub> / 1 |

Si vede banalmente che l'automa è già minimo (tutti gli stati sono distinguibili)

#### 2. Codifica in binario dell'automa



Bisogna rappresentare i 3 insiemi Q,  $\Sigma$  e  $\Delta$  in binario.

N.B.: un insieme con n elementi richiede  $\lceil \log_2 n \rceil$  bit per essere rappresentato.

- ogni bit necessario per rappresentare lo stato è memorizzato in un FF (e quindi è associato all'uscita y di un FF);
- ogni bit necessario per rappresentare l'input è un ingresso del circuito (e quindi è associato ad una variabile di input x);
- ogni bit necessario per rappresentare l'output è una uscita del circuito (e quindi è associato ad una variabile di output z).

Nel nostro esempio, l'alfabeto di input e di output è già codificato in binario (è proprio l'insieme {0,1}).

Codifichiamo lo stato  $q_0$  con la configurazione  $y_1 y_0 = 00$  dei FF,  $q_1$  con  $y_1 y_0 = 01$  e  $q_2$  con  $y_1 y_0 = 10$  (la configurazione  $y_1 y_0 = 11$  non è usata).

#### 4. Funzioni di eccitazione dei FF



Alla tabella degli stati futuri, aggiungiamo una colonna per ogni entrata di ogni FF necessario per realizzare il circuito (uno per ogni *y*,).

Riempiamo ogni colonna usando le funzioni di eccitazione dei FF, in base allo stato corrente (y) e stato futuro (Y).

Il tipo dei FF può essere o specificato nel progetto o sennò si può scegliere quello che genera il circuito finale più semplice.

| $x y_1 y_0$ | Y1 Y0    | z | $s_1 r_1 s_0 r_0$ | $j_1 \ k_1 \ j_0 \ k_0$ | $d_1$ $d_0$ | $t_1$ $t_0$ |
|-------------|----------|---|-------------------|-------------------------|-------------|-------------|
| 0 0 0       | 0 0      |   | •                 |                         |             |             |
| 0 0 1       | 0 1      | 0 |                   |                         |             |             |
| 0 1 0       | 1 0      | 0 |                   |                         |             |             |
| 0 1 1       | <u> </u> | - |                   |                         |             |             |
| 1 (0) 0     | 0 1      | 0 | •                 |                         |             |             |
| 1 0 1       | 1 0      | 0 |                   |                         |             |             |
| 1 1 0       | 0 0      | 1 |                   |                         |             |             |
| 1 1 1       | \/       | - |                   |                         |             | ,           |

## 3. Tabella degli stati futuri



Passiamo dall'automa a una tabella (chiamata *degli stati futuri*) in cui esprimiamo stato futuro (cioè, all'istante t+1) e output (all'istante t) in funzione dello stato corrente e dell'input (all'istante t).

Questo può esser fatto in maniera molto semplice partendo dalla rappresentazione tabellare dell'automa (ma anche dal disegno...)



## 5. Espressioni booleane minime



Da tale tabella bisogna ricavare le EB (minime) per gli ingressi dei FF e per le uscite del circuito

N.B.: per gli stati futuri (*Y*) non bisogna calcolare una EB visto che essi vengono calcolati dal FF in base allo stato corrente (memorizzato nel FF) e all'input (di cui andiamo a calcolare la EB).

In base alle EB minime per le entrate dei FF si sceglierà il modello di FF da usare per ogni bit da memorizzare (non è necessario che i FF siano tutti dello stesso tipo!), se tale modello non era specificato tra le specifiche del problema

$$z = \overline{xy_1} \overline{y_0} + xy_1$$

$$s_1 = xy_0 \qquad j_1 = xy_0 \qquad d_1 = \overline{xy_1} + xy_0 \qquad t_1 = x(y_1 + y_0)$$

$$r_1 = xy_1 \qquad k_1 = x \qquad d_0 = \overline{xy_0} + x\overline{y_1} \overline{y_0} \qquad t_0 = x\overline{y_1}$$

$$r_0 = xy_0 \qquad k_0 = x$$

$$2 \text{ porte}$$



# Rete sequenziale ottima



Per ottenere una rete sequenziale ottima (nel senso che ha il minor numero di porte logiche possibile) bisogna:

- 1. utilizzare l'automa minimo;
- considerare tutte le possibili codifiche binarie dell'insieme di stati e degli alfabeti di input e output;
- per ogni possibile codifica del punto 2, considerare tutti i possibili tipi di FF.

Chiaramente, fare questo è pesantissimo già per automi piccolissimi:

Nel nostro esempio, ho 24 possibili codifiche degli stati e 4 tipi di FF: totale = 96 colonne per le entrate dei FF; avendo 2 FF, 2 con 2 ingressi e 2 con 1 ingresso, dovrei calcolare  $96 \times 12 = 1152$  EB!!!

È impraticabile in casi reali!!

→ per i costi e i tempi di attraversamento odierni, non è quasi mai necessario avere il circuito migliore in assoluto

## Codifica e ottimizzazioni



OSS.: Al passo 2 abbiamo dovuto codificare stati e alfabeti in binario; tale codifica ha un impatto sulla dimensione finale del circuito!!

Es.: Avevamo usato la codifica per gli stati  $q_0 \rightarrow 00, q_1 \rightarrow 01, q_2 \rightarrow 10.$ 

Proviamo a vedere cosa succede con la codifica  $q_0 \rightarrow 11, \, q_1 \rightarrow 01, \, q_2 \rightarrow 10.$ 

Per semplicità, ignoro l'output (che non è influenzato dalla codifica degli stati) e considero solo FF di tipo D:

$$d_1 = \overline{y_0} + \overline{x}y_1 + x\overline{y_1} = \overline{y_0} + (x \oplus y_1)$$

$$d_0 = \overline{x}y_0 + xy_1$$

| 6 porte                                |  |
|----------------------------------------|--|
| 1                                      |  |
| contro le 8 della codifica precedente) |  |

| $x y_1 y_0$ | $Y_1$ $Y_0$ | $d_1 d_0$ |
|-------------|-------------|-----------|
| 0 0 0       |             |           |
| 0 0 1       | 0 1         | 0 1       |
| 0 1 0       | 1 0         | 1 0       |
| 0 1 1       | 1 1         | 1 1       |
| 1 0 0       |             |           |
| 1 0 1       | 1 0         | 1 0       |
| 1 1 0       | 1 1         | 1 1       |
| 1 1 1       | 0 1         | 0 1       |

## Un secondo esercizio (1)



Realizzare la rete sequenziale relativa all'automa seguente con flip flop SR. Mostrare infine il diagramma temporale a fronte dell'input 1100101.









